# AdC 2023

#### Bibliografía

- Patterson, Hennesy, "Computer Organization and Design ARM edition", 2017.
- Stuart Sutherland, Simon Davidmann y Peter Flake, "SystemVerilog For Design A Guide to
  Using SystemVerilog for Hardware Design and Modeling", Second Edition, 2006.
- Hennesy, Patterson, "Computer architecture A quantitative approach", Sixth Edition, 2019.
- Harris, Harris, "Digital Design and Computer Architecture ARM edition", 2016.

#### Fechas de parciales

- Parcial 1: Viernes 22 de septiembre
- Parcial 2: Miércoles 8 de noviembre
- Recuperatorios: Miércoles 22 de noviembre

# FIELD PROGRAMMABLE GATE ARRAYS (FPGAs)

Arquitectura de Computadoras 2023

FPGAs: ¿Qué son?

"Arreglos de Compuertas Programables en Campo"

Son circuitos integrados digitales que contienen bloques lógicos programables junto con interconexiones configurables entre dichos bloques.

#### Microprocesadores, ASIC, FPGA

- Microprocesadores: el hardware es fijo. Las funciones se realizan en software.
- ASIC (Application Specific IC): diseñado para implementar una función lógica particular. Son "hechos a medida". Son más rápidos que las FPGA, consumen menos y, fabricados en gran escala, son más baratos.
- FPGA: las funciones se realizan en hardware. No son hechas a medida, por lo que el usuario puede configurarlas de acuerdo a sus necesidades.



ASIC: A13 Bionic chip

# FPGAs: ¿Cómo se configuran?

- Algunas FPGA permiten ser programados una sola vez (OTP One Time Programmable).
- Otras pueden ser programadas múltiples veces "in the field", es decir, no las programa el fabricante, sino el desarrollador.
- Si un dispositivo puede ser programado mientras embebido en un sistema mayor, se dice que es ISP (In System Programmable).

#### FPGAs: Elementos básicos

- Elementos lógicos
- Recursos de memoria
- I/O configurables
- Recursos de ruteo
- Recursos adicionales

#### FPGAs:

# Arquitectura genérica



# FPGAs: Arquitectura genérica



## FPGAs: Elementos lógicos (LUT)

La función lógica se almacena en una tabla de verdad de 16x1 (para las LUTs de 4 entradas). La columna de valores de salida de la función combinacional son los valores que realmente se almacenan en la LUT.



#### FPGAs: Elementos lógicos

Todas las FPGA se basan en arrays de pequeños elementos de lógica digital. Para usar un determinado dispositivo, los problemas de lógica digital deben ser descompuestos en circuitos lógicos que puedan ser mapeados en una o más de estas "celdas lógicas".



# Logic Array Blocks

#### Contienen grupos de LEs:



#### FPGAs: Recursos de memoria

Para aplicaciones que requieren acceso a memoria, las FPGAs cuentan con bloques de memoria disponibles. La cantidad de bloques disponibles depende del tamaño de la FPGA.

Se pueden conectar diferentes RAMs en cascada, ya sea para tener un mayor ancho de la palabra de datos, para tener un mayor tamaño de la memoria o ambos.

Un mismo bloque de memoria puede ser configurado para que funcione como RAM, ROM, FIFO (First Input First Output), convertidor de ancho de palabra, registro de desplazamientos, etc.

# FPGAs: I/O Configurables

Para poder recibir y transmitir señales digitales, las FPGAs disponen de un complejo bloque de E/S que posibilita su uso en muy diversos rangos de tensiones, frecuencias de trabajo, estándares de señales digitales, etc., lo que las hace muy adaptables a las necesidades del sistema del que forman parte.

Existe un bloque E/S por cada terminal de la FPGA, por lo que cada una puede ser configurada como entrada, como salida o bidireccional.

#### FPGAs: Recursos de ruteo

Las conexiones entre LEs dentro de un LAB se realizan mediante columnas y filas internas (Local Interconnect). Las conexiones con otros LABs, PLLs, memorias y multiplicadores adyacentes también pueden realizarse a través de la línea Local Interconnect (Direct link interconnect), minimizando el uso de filas y columnas externas y proporcionando un mayor rendimiento.



# Flujo de diseño



# FPGAs: Compilación del circuito

**Technology Mapping** 



**Placement** 



Routing



# Flujo de diseño

- Design Entry: El circuito deseado es especificado mediante un diagrama esquemático o utilizando algún lenguaje de descripción de Hardware como SystemVerilog.
- **Synthesis:** A partir del diseño ingresado, se infiere la lógica correspondiente y se sintetiza a un circuito utilizando los elementos lógicos (LEs) del chip FPGA.
- Functional Simulation: Se verifica la funcionalidad del diseño sintetizado mediante simulación.
- Fitting: La herramienta Fitter determina la ubicación de los LEs del diseño en los LEs disponibles en el chip FPGA y elige las interconecciones entre ellos.
- Configuration: El circuito diseñado es implementado físicamente en el chip FPGA.

#### DE0-Nano - Altera Cyclone IV FPGA starter board



# Bibliografía de consulta

- G. Güichal. "Dispositivos Lógicos Programables (FPGAs)". 2010.
- C. Sisterna. "Field Programmable Gate Arrays (FPGAs)".
- Altera Corporation. "Cyclone IV Device Handbook". 2009.
- D. M. Harris, S. L. Harris. "Digital Design and Computer Architecture Arm Edition".

# Introducción a la herramienta Quartus Prime

#### Quartus Prime: GUI



- Click en File
- Seleccionar "New Project Wizard"
- Esto abrirá una nueva ventana donde se especificará la información del proyecto



- Seleccionar el directorio donde guardar el proyecto
- Seleccionar el nombre del proyecto
- Automáticamente se completa el nombre de la entidad top (No modificar)



• Elegir la opción "Empty Project"



 Agregar archivos ya existentes al proyecto, en el caso en que existan



Elegir el dispositivo a utilizar:
 Cyclone IV: EP4CE22F17C6



- Verificar que la herramienta de simulación sea ModelSim Altera y el formato SystemVerilog HDL
- Seleccionar "Finish"



#### Quartus Prime: Crear un archivo hdl

- Click en File
- Seleccionar "New"
- Esto abrirá una nueva ventana donde se especificará el tipo de archivo, en este caso: Design Files / SystemVerilog HDL File





#### Quartus Prime: Crear un archivo hdl

- Escribir el diseño
- Guardar el archivo como sillyfunction.sv (respetando el nombre de la entidad!)

```
sillyfunction.sv

sillyfunction.sv

sillyfunction.sv

sillyfunction.sv

sillyfunction.sv

amodule sillyfunction(input logic a, b, c, output logic y);

assign y = ~b & ~c | a & ~b;

endmodule
```

## Quartus Prime: Configurar como "Top-level entity"

Al archivo HDL de mayor jerarquía es necesario configurarlo como entidad top-level



#### Quartus Prime: Crear un archivo de simulación

- Click en File
- Seleccionar "New"
- Esto abrirá una nueva ventana donde se especificará el tipo de archivo, nuevamente seleccionar: Design Files / SystemVerilog HDL File





#### Quartus Prime: Crear un archivo de simulación

- Escribir el testbench
- Guardar el archivo como sillyfunction\_tb.sv

```
sillyfunction tb.sv
      module sillyfunction_tb();
        logic a, b, c;
        logic y;
        // instantiate device under test
        sillyfunction dut(a, b, c, y);
        // apply inputs one at a time
        initial begin
          a = 0; b = 0; c = 0; #10;
11
           c = 1; #10;
12
          b = 1; c = 0; #10;
          c = 1; #10;
14
          a = 1; b = 0; c = 0; #10;
          c = 1; #10;
16
          b = 1; c = 0; #10;
17
          c = 1; #10;
18
        end
19
      endmodule
```

#### Quartus Prime: Seleccionar el archivo de simulación

- Seleccionar Assignments/Settings...
- Luego en la Categoria Simulation elegir la opción "Compile testbench"
- Clickear la opción "Test Benches...", luego "New" e indicar el nombre del testbench, en este caso: "sillyfunction\_tb" y en la opción "File name", indicar el nombre del archivo "sillyfunction\_tb.sv"







# Flujo de diseño



# Flujo de diseño

- **Design Entry**: El circuito deseado es especificado mediante un diagrama esquemático o utilizando algún lenguaje de descripción de Hardware como VHDL.
- **Synthesis:** A partir del diseño ingresado, se infiere la lógica correspondiente y se sintetiza a un circuito que consiste de elementos lógicos (LEs) previstos por el chip FPGA.
- Functional Simulation: Se verifica la funcionalidad del diseño sintetizado mediante simulación.
- Fitting: La herramienta Fitter determina la ubicación de los LEs del diseño en los LEs disponibles en el chip FPGA y elige las interconecciones entre ellos.
- Configuration: El circuito diseñado es implementado físicamente en el chip FPGA.

#### Quartus Prime: Realizar la síntesis y simulación

Síntesis: Start Analysis and Synthesis



Simulación: RTL Simulation



#### Quartus Prime: Análisis de resultado

